Шта је СДРАМ (синхрона динамичка меморија са случајним приступом)? [МиниТоол Вики]
What Is Sdram
Брза навигација:
На тржишту можете пронаћи различите врсте РАМ-а, на пример, СРАМ меморија . Овај пост углавном говори о СДРАМ-у, па ако желите да знате друге врсте РАМ-а, идите на МиниТоол веб сајт.
Увод у СДРАМ
Шта је СДРАМ? Скраћеница је од синхроне динамичке меморије са случајним приступом и то је било која динамичка меморија са случајним приступом ( ДРАМА ) у којима је рад спољашњег пин интерфејса координисан споља обезбеђеним тактним сигналом.
СДРАМ поседује синхрони интерфејс преко којег се промена управљачког улаза може препознати након растуће ивице његовог тактног улаза. У серији СДРАМ коју је стандардизовао ЈЕДЕЦ, сигнал такта контролише корачање унутрашњег коначног аутомата као одговор на долазне команде.
Ове наредбе се могу припремити за побољшање перформанси и довршавање претходно започетих операција током примања нових наредби. Меморија је подељена на неколико једнаких, али независних одељака (званих банке), тако да уређај може истовремено да ради у складу са наредбама за приступ меморији у свакој банци и убрзава брзину приступа на испреплетени начин.
У поређењу са асинхроним ДРАМ-ом, ово чини СДРАМ-ом већу истовременост и веће стопе преноса података.
Историја СДРАМ-а
1992. године Самсунг је издао први комерцијални СДРАМ - меморијски чип КМ48СЛ2000 капацитета 16 Мб. Произвела га је компанија Самсунг Елецтроницс користећи ЦМОС (комплементарни поступак израде метал-оксид-полупроводник), а масовно је произведена 1993. године.
До 2000. године СДРАМ је заменио готово све друге типове ДРАМ-а у модерним рачунарима због својих већих перформанси.
Кашњење СДРАМ-а по својој основи није ниже (брже) од асинхроног ДРАМ-а. У ствари, због додатне логике, рани СДРАМ је био спорији од ЕДО ДРАМ-а у истом периоду. Предност СДРАМ интерног међуспремника долази због његове способности да преплита операције у више меморијских банака, повећавајући на тај начин ефективну пропусност.
Данас готово сва производња СДРАМ-а испуњава стандарде које је успоставило удружење електронске индустрије - ЈЕДЕЦ, које користи отворене стандарде за унапређење интероперабилности електронских компонената.
СДРАМ такође нуди регистроване сорте за системе који захтевају већу скалабилност, као што су сервери и радне станице. Штавише, сада највећи светски произвођачи СДРАМ-а укључују Самсунг Елецтроницс, Панасониц, Мицрон Тецхнологи и Хиник.
Генерације СДРАМ-а
ДДР СДРАМ
Прва генерација СДРАМ-а је ДДР СДРАМ , која је коришћена да се корисницима омогући већа пропусност. Ово користи исту наредбу, која се прихвата једном по циклусу, али чита или записује две речи података по циклусу такта. ДДР интерфејс то постиже читањем и писањем података на растућим и падајућим ивицама тактног сигнала.
ДДР2 СДРАМ
ДДР2 СДРАМ је прилично сличан ДДР СДРАМ-у, али се минимална јединица за читање или писање поново удвостручује да би се дошло до четири узастопне речи. Протокол сабирнице је такође поједностављен да би се постигле веће перформансе. (Нарочито се уклања наредба „прекид праска“.) Ово омогућава удвостручавање брзине сабирнице СДРАМ-а без повећања такта интерних РАМ операција.
ДДР3 СДРАМ
ДДР3 СДРАМ наставља овај тренд, удвостручујући минималну јединицу читања или писања на осам узастопних речи. Ово омогућава да се ширина опсега и спољна брзина магистрале поново удвоструче без потребе за променом такта за интерне операције, већ само за ширину. Да би се одржао пренос од 800-1600 М / с (обе ивице такта од 400-800 МХз), унутрашњи РАМ низ мора да изведе 100-200 М преузимања у секунди.
ДДР4 СДРАМ
ДДР4 СДРАМ не удвостручује унутрашњу ширину префетцх-а поново, већ користи исти 8н предфетцх као ДДР3. Радни напон ДДР4 чипа је 1,2 В или нижи.
ДДР5 СДРАМ
Иако ДДР5 још увек није објављен, његов циљ је удвостручити пропусни опсег ДДР4 и смањити потрошњу енергије.
Неуспели наследници СДРАМ-а
Рамбус ДРАМ (РДРАМ)
РДРАМ је била заштићена технологија која се такмичила са ДДР-ом. Његова релативно висока цена и разочаравајуће перформансе (због великих кашњења и уских 16-битних канала података за разлику од ДДР-ових 64-битних канала) довели су до губитка конкуренције за СДР ДРАМ.
ДРАМ са синхроном везом (СЛДРАМ)
СЛДРАМ се разликује од стандардног СДРАМ-а по томе што је сат генерирао извор података (СЛДРАМ чип у случају операције читања) и преносио се у истом правцу као и подаци, чиме се у великој мери смањује искривљеност података. Да би се избегла потреба за паузом када се промени извор ДЦЛК, свака наредба је одредила ДЦЛК пар који ће користити.
СДРАМ меморије виртуелног канала (ВЦМ)
ВЦМ је власнички тип СДРАМ-а који је дизајнирао НЕЦ, али је издат као отворени стандард и није наплаћивао накнаду за лиценцу. Компатибилан је са стандардним СДРАМ-ом, али команде су различите.
Ова технологија је потенцијални конкурент РДРАМ-у јер ВЦМ није био скуп као РДРАМ. Модул Виртуал Цханнел Мемори (ВЦМ) је механички и електрично компатибилан са стандардним СДРАМ-ом, тако да подршка оба зависи само од функције меморијског контролера.